データシートサーチシステム
  Japanese  ▼
ALLDATASHEET.JP

X  

74LV107DB データシート (PDF) - NXP Semiconductors

74LV107DB Datasheet PDF - NXP Semiconductors
部品番号 74LV107DB
ダウンロード  74LV107DB ダウンロード

ファイルサイズ   121.49 Kbytes
ページ   12 Pages
メーカー  PHILIPS [NXP Semiconductors]
ホームページ  http://www.nxp.com
Logo PHILIPS - NXP Semiconductors
部品情報 Dual JK flip-flop with reset; negative-edge trigger

74LV107DB Datasheet (PDF)

Go To PDF Page ダウンロード データシート
74LV107DB Datasheet PDF - NXP Semiconductors

部品番号 74LV107DB
ダウンロード  74LV107DB Click to download

ファイルサイズ   121.49 Kbytes
ページ   12 Pages
メーカー  PHILIPS [NXP Semiconductors]
ホームページ  http://www.nxp.com
Logo PHILIPS - NXP Semiconductors
部品情報 Dual JK flip-flop with reset; negative-edge trigger

74LV107DB データシート (HTML) - NXP Semiconductors

Back Button 74LV107DB Datasheet HTML 1Page - NXP Semiconductors 74LV107DB Datasheet HTML 2Page - NXP Semiconductors 74LV107DB Datasheet HTML 3Page - NXP Semiconductors 74LV107DB Datasheet HTML 4Page - NXP Semiconductors 74LV107DB Datasheet HTML 5Page - NXP Semiconductors 74LV107DB Datasheet HTML 6Page - NXP Semiconductors 74LV107DB Datasheet HTML 7Page - NXP Semiconductors 74LV107DB Datasheet HTML 8Page - NXP Semiconductors 74LV107DB Datasheet HTML 9Page - NXP Semiconductors 74LV107DB Datasheet HTML 10Page - NXP Semiconductors Next Button 

74LV107DB 製品詳細

DESCRIPTION

The 74LV107 is a low-voltage Si-gate CMOS device that is pin and function compatible with 74HC/HCT107.

The 74LV107 is a dual negative-edge triggered JK-type flip-flop featuring individual J, K, clock (nCP) and reset (nR) inputs; also complementary Q and Q outputs.

The J and K inputs must be stable one set-up time prior to the HIGH-to-LOW clock transition for predictable operation.

The reset (nR) is an asynchronous active LOW input. When LOW, it overrides the clock and data inputs, forcing the Q output LOW and the Q output HIGH.

Schmitt-trigger action in the clock input makes the circuit highly tolerant to slower clock rise and fall times.



FEATURES

• Wide operating: 1.0 to 5.5 V

• Optimized for low voltage applications: 1.0 to 3.6 V

• Accepts TTL input levels between VCC = 2.7 V and VCC = 3.6 V

• Typical VOLP (output ground bounce) < 0.8 V at VCC = 3.3 V, Tamb = 25°C

• Typical VOHV (output VOH undershoot) > 2 V at VCC = 3.3 V, Tamb = 25°C

• Output capability: standard

• ICC category: flip-flops



 




同様の部品番号 - 74LV107DB

メーカー部品番号データシート部品情報
logo
NXP Semiconductors
74LV10 PHILIPS-74LV10 Datasheet
113Kb / 10P
   Triple 3-input NAND gate
1998 Apr 20
74LV109 PHILIPS-74LV109 Datasheet
124Kb / 12P
   Dual JK flip-flop with set and reset; positive-edge trigger
1998 Apr 20
74LV109D PHILIPS-74LV109D Datasheet
124Kb / 12P
   Dual JK flip-flop with set and reset; positive-edge trigger
1998 Apr 20
74LV109DB PHILIPS-74LV109DB Datasheet
124Kb / 12P
   Dual JK flip-flop with set and reset; positive-edge trigger
1998 Apr 20
74LV109N PHILIPS-74LV109N Datasheet
124Kb / 12P
   Dual JK flip-flop with set and reset; positive-edge trigger
1998 Apr 20
More results


同様の説明 - 74LV107DB

メーカー部品番号データシート部品情報
logo
Nexperia B.V. All right...
74HCT107-Q100 NEXPERIA-74HCT107-Q100 Datasheet
259Kb / 15P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 3 - 7 July 2021
logo
NXP Semiconductors
74HC73 NXP-74HC73 Datasheet
457Kb / 16P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 04-19 March 2008
74HC73 PHILIPS-74HC73 Datasheet
52Kb / 7P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 03-12 November 2004
logo
Nexperia B.V. All right...
74HC73-Q100 NEXPERIA-74HC73-Q100 Datasheet
221Kb / 12P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 1 - 4 December 2020
74HC73 NEXPERIA-74HC73 Datasheet
245Kb / 13P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 7 - 13 September 2021
74HCT107 NEXPERIA-74HCT107 Datasheet
259Kb / 15P
   Dual JK flip-flop with reset; negative-edge trigger
Rev. 6 - 7 July 2021
logo
NXP Semiconductors
74HC107 PHILIPS-74HC107 Datasheet
53Kb / 7P
   Dual JK flip-flop with reset; negative-edge trigger
December 1990
logo
Nexperia B.V. All right...
74HC107-Q100 NEXPERIA-74HC107-Q100 Datasheet
747Kb / 17P
   Dual JK flip-flop with reset; negative-edge trigger
74HCT112 NEXPERIA-74HCT112 Datasheet
267Kb / 16P
   Dual JK flip-flop with set and reset; negative-edge trigger
Rev. 4 - 11 January 2021
logo
NXP Semiconductors
74HC112 PHILIPS-74HC112 Datasheet
106Kb / 15P
   Dual JK flip-flop with set and reset; negative-edge trigger
1998 Jun 10
More results




NXP Semiconductors について


NXP Semiconductorsは、自動車、産業、通信、消費者市場など、さまざまなアプリケーション向けの幅広い半導体および統合サーキットを設計、開発、製造する公開された多国籍企業です。
同社は2006年に設立され、オランダのアインドホーフェンに本社を置いています。
NXPは、マイクロコントローラー、マイクロプロセッサ、セキュア認証IC、電源管理ICS、RFおよびマイクロ波コンポーネント、センサーソリューションなど、製品の幅広いポートフォリオを提供します。
同社の製品は、エネルギー効率が高く、安全で、信頼性が高いように設計されており、自動車システム、産業用自動化と制御、スマートホームと建物、接続されたデバイスなど、さまざまなアプリケーションで使用されています。
NXPはイノベーションと顧客満足度に専念しており、ニーズを満たすために顧客に最適な半導体ソリューションを提供することに取り組んでいます。

*この情報はあくまでも一般的な情報であり、上記の情報によって生じたいかなる損失や損害についても責任を負うものではありません。




リンク URL



プライバシーポリシー
ALLDATASHEET.JP
ALLDATASHEETはお客様のビジネスに役立ちますか?  [ DONATE ] 

Alldatasheetは   |   広告   |   お問い合わせ   |   プライバシーポリシー   |   リンク交換   |   メーカーリスト
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com