データシートサーチシステム
  Japanese  ▼
ALLDATASHEET.JP

X  

CY7C1371D-133AXC データシート (PDF) - Cypress Semiconductor

CY7C1371D-133AXC Datasheet PDF - Cypress Semiconductor
部品番号 CY7C1371D-133AXC
ダウンロード  CY7C1371D-133AXC ダウンロード

ファイルサイズ   447.72 Kbytes
ページ   30 Pages
メーカー  CYPRESS [Cypress Semiconductor]
ホームページ  http://www.cypress.com
Logo CYPRESS - Cypress Semiconductor
部品情報 18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBLTM Architecture

CY7C1371D-133AXC Datasheet (PDF)

Go To PDF Page ダウンロード データシート
CY7C1371D-133AXC Datasheet PDF - Cypress Semiconductor

部品番号 CY7C1371D-133AXC
ダウンロード  CY7C1371D-133AXC Click to download

ファイルサイズ   447.72 Kbytes
ページ   30 Pages
メーカー  CYPRESS [Cypress Semiconductor]
ホームページ  http://www.cypress.com
Logo CYPRESS - Cypress Semiconductor
部品情報 18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBLTM Architecture

CY7C1371D-133AXC データシート (HTML) - Cypress Semiconductor

Back Button CY7C1371D-133AXC Datasheet HTML 1Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 2Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 3Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 4Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 5Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 6Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 7Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 8Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 9Page - Cypress Semiconductor CY7C1371D-133AXC Datasheet HTML 10Page - Cypress Semiconductor Next Button 

CY7C1371D-133AXC 製品詳細

Functional Description[1]
The CY7C1371D/CY7C1373D is a 3.3V, 512K x 36/1 Mbit x 18 Synchronous Flow-through Burst SRAM designed specifically to support unlimited true back-to-back Read/Write operations without the insertion of wait states. The CY7C1371D/ CY7C1373D is equipped with the advanced No Bus Latency (NoBL) logic required to enable consecutive Read/Write operations with data being transferred on every clock cycle. This feature dramatically improves the throughput of data through the SRAM, especially in systems that require frequent Write-Read transitions.

Features
• No Bus Latency™ (NoBL™) architecture eliminates dead cycles between write and read cycles
• Can support up to 133-MHz bus operations with zero wait states
    — Data is transferred on every clock
• Pin-compatible and functionally equivalent to ZBT™ devices
• Internally self-timed output buffer control to eliminate the need to use OE
• Registered inputs for flow-through operation
• Byte Write capability
• 3.3V/2.5V I/O power supply
• Fast clock-to-output times
    — 6.5 ns (for 133-MHz device)
    — 8.5 ns (for 100-MHz device)
• Clock Enable (CEN) pin to enable clock and suspend operation
• Synchronous self-timed writes
• Asynchronous Output Enable
• Offered in JEDEC-standard lead-free 100 TQFP, 119-ball BGA and 165-ball fBGA packages
• Three chip enables for simple depth expansion
• Automatic Power-down feature available using ZZ mode or CE deselect
• JTAG boundary scan for BGA and fBGA packages
• Burst Capability—linear or interleaved burst order
• Low standby power




同様の部品番号 - CY7C1371D-133AXC

メーカー部品番号データシート部品情報
logo
Cypress Semiconductor
CY7C1371D-133AXC CYPRESS-CY7C1371D-133AXC Datasheet
1,011Kb / 29P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBL??Architecture
CY7C1371D-133AXC CYPRESS-CY7C1371D-133AXC Datasheet
1Mb / 37P
   18-Mbit (512 K 횞 36/1 M 횞 18) Flow-Through SRAM with NoBL??Architecture
More results


同様の説明 - CY7C1371D-133AXC

メーカー部品番号データシート部品情報
logo
Cypress Semiconductor
CY7C1371D CYPRESS-CY7C1371D_07 Datasheet
1,011Kb / 29P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBL??Architecture
CY7C1371C CYPRESS-CY7C1371C Datasheet
791Kb / 33P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBL Architecture
CY7C1371DV25 CYPRESS-CY7C1371DV25 Datasheet
444Kb / 28P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM with NoBL??Architecture
CY7C1381CV25 CYPRESS-CY7C1381CV25 Datasheet
501Kb / 35P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM
CY7C1381D CYPRESS-CY7C1381D_07 Datasheet
1Mb / 29P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM
CY7C1381D CYPRESS-CY7C1381D Datasheet
469Kb / 29P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM
CY7C1381DV25 CYPRESS-CY7C1381DV25 Datasheet
1Mb / 28P
   18-Mbit (512K x 36/1M x 18) Flow-Through SRAM
CY7C1461AV25 CYPRESS-CY7C1461AV25 Datasheet
459Kb / 29P
   36-Mbit (1M x 36/2M x 18/512K x 72) Flow-Through SRAM with NoBL??Architecture
CY7C1370DV25 CYPRESS-CY7C1370DV25 Datasheet
421Kb / 30P
   18-Mbit (512K x 36/1M x 18) Pipelined SRAM with NoBL??Architecture
CY7C1370D CYPRESS-CY7C1370D_06 Datasheet
511Kb / 28P
   18-Mbit (512K x 36/1M x 18) Pipelined SRAM with NoBL??Architecture
More results




Cypress Semiconductor について


Cypress Semiconductorは、高性能デジタルおよびアナログ統合回路(ICS)の設計と製造を専門とするアメリカの企業です。
同社は1982年に設立され、米国カリフォルニア州サンノゼに本社を置いています。
Cypressは、マイクロコントローラー、メモリ製品、ワイヤレス接続ソリューション、その他のデジタルおよびアナログICを含む幅広い製品を提供しています。
同社の製品は、家電、自動車システム、産業システムなどのさまざまなアプリケーションで使用されています。
サイプレスは、埋め込まれたシステムの分野におけるシグナルとプログラム可能なシステムオンチップ(PSOC)テクノロジー、高品質の製品、イノベーションの専門知識で知られています。

*この情報はあくまでも一般的な情報であり、上記の情報によって生じたいかなる損失や損害についても責任を負うものではありません。




リンク URL



プライバシーポリシー
ALLDATASHEET.JP
ALLDATASHEETはお客様のビジネスに役立ちますか?  [ DONATE ] 

Alldatasheetは   |   広告   |   お問い合わせ   |   プライバシーポリシー   |   リンク交換   |   メーカーリスト
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com