データシートサーチシステム
  Japanese  ▼
ALLDATASHEET.JP

X  

AD802-155BR データシート (PDF) - Analog Devices

AD802-155BR Datasheet PDF - Analog Devices
部品番号 AD802-155BR
ダウンロード  AD802-155BR ダウンロード

ファイルサイズ   253.41 Kbytes
ページ   12 Pages
メーカー  AD [Analog Devices]
ホームページ  http://www.analog.com
Logo AD - Analog Devices
部品情報 Clock Recovery and Data Retiming Phase-Locked Loop

AD802-155BR Datasheet (PDF)

Go To PDF Page ダウンロード データシート
AD802-155BR Datasheet PDF - Analog Devices

部品番号 AD802-155BR
ダウンロード  AD802-155BR Click to download

ファイルサイズ   253.41 Kbytes
ページ   12 Pages
メーカー  AD [Analog Devices]
ホームページ  http://www.analog.com
Logo AD - Analog Devices
部品情報 Clock Recovery and Data Retiming Phase-Locked Loop

AD802-155BR データシート (HTML) - Analog Devices

Back Button AD802-155BR Datasheet HTML 1Page - Analog Devices AD802-155BR Datasheet HTML 2Page - Analog Devices AD802-155BR Datasheet HTML 3Page - Analog Devices AD802-155BR Datasheet HTML 4Page - Analog Devices AD802-155BR Datasheet HTML 5Page - Analog Devices AD802-155BR Datasheet HTML 6Page - Analog Devices AD802-155BR Datasheet HTML 7Page - Analog Devices AD802-155BR Datasheet HTML 8Page - Analog Devices AD802-155BR Datasheet HTML 9Page - Analog Devices AD802-155BR Datasheet HTML 10Page - Analog Devices Next Button 

AD802-155BR 製品詳細

PRODUCT DESCRIPTION
The AD800 and AD802 employ a second order phase-locked loop architecture to perform clock recovery and data retiming on Non-Return to Zero, NRZ, data. This architecture is capable of supporting data rates between 20 Mbps and 160 Mbps. The products described here have been defined to work with standard telecommunications bit rates. 45 Mbps DS-3 and 52 Mbps STS-1 are supported by the AD800-45 and AD800-52 respectively. 155 Mbps STS-3 or STM-1 are supported by the AD802-155.
Unlike other PLL-based clock recovery circuits, these devices do not require a preamble or an external VCXO to lock onto input data. The circuit acquires frequency and phase lock using two control loops. The frequency acquisition control loop initially acquires the clock frequency of the input data. The phase-lock loop then acquires the phase of the input data, and ensures that the phase of the output signals track changes in the phase of the input data. The loop damping of the circuit is dependent on the value of a user selected capacitor; this defines jitter peaking performance and impacts acquisition time. The devices exhibit 0.08 dB jitter peaking, and acquire lock on random or scrambled data within 4 × 105 bit periods when using a damping factor of 5.

FEATURES
   Standard Products
      44.736 Mbps—DS-3
      51.84 Mbps—STS-1
      155.52 Mbps—STS-3 or STM-1
   Accepts NRZ Data, No Preamble Required
   Recovered Clock and Retimed Data Outputs
   Phase-Locked Loop Type Clock Recovery—No Crystal Required
   Random Jitter: 208 Peak-to-Peak
   Pattern Jitter: Virtually Eliminated
   10KH ECL Compatible
   Single Supply Operation: –5.2 V or +5 V
   Wide Operating Temperature Range: –408C to +858C




同様の部品番号 - AD802-155BR

メーカー部品番号データシート部品情報
logo
Analog Devices
AD8021 AD-AD8021 Datasheet
467Kb / 20P
   Low Noise, High Speed Amplifier for 16-Bit Systems
REV. D
AD8021 AD-AD8021 Datasheet
490Kb / 24P
   Low Power, 1 nV/?숰z, G ??10 Stable, Rail-to-Rail Output Amplifier
REV. 0
AD8021 AD-AD8021 Datasheet
860Kb / 32P
   Dual 8-,10-,12-Bit High Bandwidth Multiplying DACs with Serial Interface
REV. 0
AD8021 AD-AD8021 Datasheet
405Kb / 20P
   Dual-Current Output, Parallel Input, 16-/14-Bit Multiplying DACs with 4-Quadrant Resistors
REV. D
AD8021 AD-AD8021 Datasheet
868Kb / 32P
   14-Bit, 1 MSPS, Differential, Programmable Input PulSAR ADC
REV. 0
More results


同様の説明 - AD802-155BR

メーカー部品番号データシート部品情報
logo
Analog Devices
AD800 AD-AD800_15 Datasheet
141Kb / 12P
   Clock Recovery and Data Retiming Phase-Locked Loop
REV. B
AD802 AD-AD802_15 Datasheet
141Kb / 12P
   Clock Recovery and Data Retiming Phase-Locked Loop
REV. B
AD805 AD-AD805_15 Datasheet
324Kb / 12P
   Data Retiming Phase-Locked Loop
REV. 0
AD805 AD-AD805 Datasheet
318Kb / 12P
   DATA RETIMING PHASE LOCKED LOOP
REV. 0
logo
Pericom Semiconductor C...
PI6C2502 PERICOM-PI6C2502 Datasheet
371Kb / 6P
   Phase-Locked Loop Clock Driver
logo
Arizona Microtek, Inc
AZ12000 AZM-AZ12000 Datasheet
188Kb / 13P
   Phase-Locked Loop Clock Generator
logo
Pericom Semiconductor C...
PI6C2302 PERICOM-PI6C2302 Datasheet
279Kb / 4P
   Phase-Locked Loop Clock Driver
PI6C2501A PERICOM-PI6C2501A Datasheet
50Kb / 4P
   Phase-Locked Loop Clock Driver
PI6C2502A PERICOM-PI6C2502A Datasheet
276Kb / 4P
   Phase-Locked Loop Clock Driver
PI6C2501 PERICOM-PI6C2501 Datasheet
235Kb / 4P
   Phase-Locked Loop Clock Driver
More results




Analog Devices について


Analog Devices、Inc。(ADI)は、高性能アナログ、混合シグナル、およびデジタル信号処理(DSP)統合回路(ICS)を設計、開発、製造する公開企業です。
同社は1965年に設立され、マサチューセッツ州ノーウッドに本社を置いています。
ADIは、航空宇宙と防衛、自動車、通信、消費者、産業、医療、テストと測定など、幅広い産業にサービスを提供しています。
同社の製品ポートフォリオには、データコンバーター、アンプとコンパレータ、電源管理ICS、マイクロコントローラー、センサー、無線周波数(RF)およびマイクロ波コンポーネントなどが含まれます。
ADIはイノベーションと顧客満足度に専念しており、ニーズを満たすために高品質で信頼できるソリューションを顧客に提供することに取り組んでいます。
エネルギー効率と持続可能性に焦点を当てたADIは、アナログおよび混合シグナルIC業界のリーダーであり、技術の進歩を推進し、世界で最も挑戦的な問題に革新的なソリューションを提供しています。

*この情報はあくまでも一般的な情報であり、上記の情報によって生じたいかなる損失や損害についても責任を負うものではありません。




リンク URL



プライバシーポリシー
ALLDATASHEET.JP
ALLDATASHEETはお客様のビジネスに役立ちますか?  [ DONATE ] 

Alldatasheetは   |   広告   |   お問い合わせ   |   プライバシーポリシー   |   リンク交換   |   メーカーリスト
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com