データシートサーチシステム
  Japanese  ▼
ALLDATASHEET.JP

X  

CD4096BMS データシート (PDF) - Intersil Corporation

CD4096BMS Datasheet PDF - Intersil Corporation
部品番号 CD4096BMS
ダウンロード  CD4096BMS ダウンロード

ファイルサイズ   101.12 Kbytes
ページ   10 Pages
メーカー  INTERSIL [Intersil Corporation]
ホームページ  http://www.intersil.com/cda/home
Logo INTERSIL - Intersil Corporation
部品情報 CMOS Gated J-K Master-Slave Flip-Flops

CD4096BMS Datasheet (PDF)

Go To PDF Page ダウンロード データシート
CD4096BMS Datasheet PDF - Intersil Corporation

部品番号 CD4096BMS
ダウンロード  CD4096BMS Click to download

ファイルサイズ   101.12 Kbytes
ページ   10 Pages
メーカー  INTERSIL [Intersil Corporation]
ホームページ  http://www.intersil.com/cda/home
Logo INTERSIL - Intersil Corporation
部品情報 CMOS Gated J-K Master-Slave Flip-Flops

CD4096BMS データシート (HTML) - Intersil Corporation

CD4096BMS Datasheet HTML 1Page - Intersil Corporation CD4096BMS Datasheet HTML 2Page - Intersil Corporation CD4096BMS Datasheet HTML 3Page - Intersil Corporation CD4096BMS Datasheet HTML 4Page - Intersil Corporation CD4096BMS Datasheet HTML 5Page - Intersil Corporation CD4096BMS Datasheet HTML 6Page - Intersil Corporation CD4096BMS Datasheet HTML 7Page - Intersil Corporation CD4096BMS Datasheet HTML 8Page - Intersil Corporation CD4096BMS Datasheet HTML 9Page - Intersil Corporation CD4096BMS Datasheet HTML 10Page - Intersil Corporation

CD4096BMS 製品詳細

Description
CD4095BMS and CD4096BMS are J-K Master-Slave FlipFlops featuring separate AND gating of multiple J and K inputs. The gated J-K inputs control transfer of information into the master section during clocked operation. Information on the J-K inputs is transferred to the Q and Q outputs on the positive edge of the clock pulse. SET and RESET inputs (active high) are provided for asynchronous operation.

Features
• Set-Reset Capability
• High Voltage Types (20V Rating)
• CD4095BMS Non-Inverting J and K Inputs
• CD4096BMS Inverting and Non-Inverting J and K Inputs
• 16MHz Toggle Rate (Typ.) at VDD - VSS = 10V
• Gated Inputs
• 100% Tested for Quiescent Current at 20V
• 5V, 10V and 15V Parametric Ratings
• Standardized Symmetrical Output Characteristics
• Maximum Input Current of 1µA at 18V Over Full Package Temperature Range; 100nA at 18V and +25oC
• Noise Margin (Over Full Package/Temperature Range)
    - 1V at VDD = 5V
    - 2V at VDD = 10V
    - 2.5V at VDD = 15V
• Meets all requirements of JEDEC Tentative Standard No. 13B, “Standard Specifications for Description of ‘B’ Series CMOS Devices”

Applications
• Registers
• Counters
• Control Circuits




同様の部品番号 - CD4096BMS

メーカー部品番号データシート部品情報
logo
Texas Instruments
CD4093 TI-CD4093 Datasheet
574Kb / 12P
[Old version datasheet]   CMOS QUAD 2-INPUT NAND SCHMITT TRIGGERS
logo
Fairchild Semiconductor
CD4093 FAIRCHILD-CD4093 Datasheet
89Kb / 8P
   Quad 2-Input NAND Schmitt Trigger
logo
Texas Instruments
CD4093B TI-CD4093B Datasheet
574Kb / 12P
[Old version datasheet]   CMOS QUAD 2-INPUT NAND SCHMITT TRIGGERS
CD4093B TI1-CD4093B Datasheet
978Kb / 17P
[Old version datasheet]   CMOS Quad 2-Input NAND Schmitt Triggers
logo
Silicon Supplies
CD4093B SS-CD4093B Datasheet
693Kb / 6P
   CMOS High Voltage Logic
More results


同様の説明 - CD4096BMS

メーカー部品番号データシート部品情報
logo
Micro Electronics
MMC4095 MICRO-ELECTRONICS-MMC4095 Datasheet
153Kb / 5P
   GATED J-K MASTER SLAVE FLIP FLOPS
logo
STMicroelectronics
HCC4095B STMICROELECTRONICS-HCC4095B Datasheet
295Kb / 13P
   GATE J-K MASTER-SLAVE FLIP-FLOPS
logo
Texas Instruments
SN54110 TI-SN54110 Datasheet
169Kb / 3P
[Old version datasheet]   AND-GATED J-K MASTER-SLAVE FLIP-FLOPS WITH DATA LOCKOUT
SN5472 TI-SN5472 Datasheet
124Kb / 4P
[Old version datasheet]   AND-GATED J-K MASTER-SLAVE FLIP-FLOPS WITH PRESET AND CLEAR
SN5472 TI1-SN5472_14 Datasheet
326Kb / 9P
[Old version datasheet]   AND-GATED J-K MASTER-SLAVE FLIP-FLOPS WITH PRESET AND CLEAR
logo
IK Semicon Co., Ltd
IN7472 IKSEMICON-IN7472 Datasheet
244Kb / 5P
   AND-Gated J-K Master-Slave Flip- Flops with Reset and Clear
logo
Integral Corp.
IN7472 INTEGRAL-IN7472 Datasheet
242Kb / 5P
   AND-Gated J-K Master-Slave Flip-Flops with Reset and Clear
logo
KODENSHI_AUK CORP.
KK7472 KODENSHI-KK7472 Datasheet
259Kb / 5P
   AND-Gated J-K Master-Slave Flip- Flops with Reset and Clear
logo
Texas Instruments
CD4027B TI1-CD4027B_15 Datasheet
1Mb / 27P
[Old version datasheet]   CMOS Dual J-K Master-Slave Flip-Flop
CD4027B TI-CD4027B_07 Datasheet
676Kb / 14P
[Old version datasheet]   CMOS Dual J-K Master-Slave Flip-Flop
More results




Intersil Corporation について


Intersil Corporationは、高性能アナログと混合シグナル統合回路の設計と製造に特化したアメリカの半導体会社でした。
同社は1967年に設立され、電力管理、データ変換、無線頻度(RF)テクノロジーの専門知識で知られています。
Intersilの製品は、家電、産業、通信、航空宇宙と防衛などの幅広いアプリケーションで使用されていました。
2016年、Intersilは日本の半導体会社であるRenesas Electronics Corporationに買収されました。
Intersilのブランドとテクノロジーは、Renesasの製品ポートフォリオの一部として開発および販売され続けています。

*この情報はあくまでも一般的な情報であり、上記の情報によって生じたいかなる損失や損害についても責任を負うものではありません。




リンク URL



プライバシーポリシー
ALLDATASHEET.JP
ALLDATASHEETはお客様のビジネスに役立ちますか?  [ DONATE ] 

Alldatasheetは   |   広告   |   お問い合わせ   |   プライバシーポリシー   |   リンク交換   |   メーカーリスト
All Rights Reserved©Alldatasheet.com


Mirror Sites
English : Alldatasheet.com  |   English : Alldatasheet.net  |   Chinese : Alldatasheetcn.com  |   German : Alldatasheetde.com  |   Japanese : Alldatasheet.jp
Russian : Alldatasheetru.com  |   Korean : Alldatasheet.co.kr  |   Spanish : Alldatasheet.es  |   French : Alldatasheet.fr  |   Italian : Alldatasheetit.com
Portuguese : Alldatasheetpt.com  |   Polish : Alldatasheet.pl  |   Vietnamese : Alldatasheet.vn
Indian : Alldatasheet.in  |   Mexican : Alldatasheet.com.mx  |   British : Alldatasheet.co.uk  |   New Zealand : Alldatasheet.co.nz
Family Site : ic2ic.com  |   icmetro.com